콘텐츠로 건너뛰기
rtlearner 로고 파일

RTLearner

비전공자의 RTL 엔지니어 성장기

  • Home
  • Blog
  • About
rtlearner 로고 파일
RTLearner
비전공자의 RTL 엔지니어 성장기
  • FPGA

    [FPGA] Timing Violation 해결: False Path와 Multicycle Path

    Vivado에서 Implementation을 돌렸는데, WNS (Worst Negative Slack)가 음수로 Design Timing…

  • SRAM port 설명
    RTL 엔지니어

    [SRAM 1편] SRAM의 기본 개념과 Port 구성 정리 (Single, Simple, True Dual)

    디지털 회로 설계(Digital Design)에서 로직(Logic)만큼이나 중요한 것이 바로 데이터를 저장하는…

  • 글 설명 이미지, VIO 모듈
    FPGA

    [FPGA] VIO 사용 가이드, pin test

    VIO를 사용한 FPGA test의 필요성 FPGA 검증에는 변수도 많고 여러…

  • 글 설명 이미지, Block memory 설정
    FPGA

    [FPGA] Block memory 모듈 설정 및 사용 가이드

    FPGA 합성 시에는 clock wiz(DCM)와 마찬가지로 memory도 vivado에서 block memory로…

  • 글 설명 이미지, DCM 설명
    FPGA

    [FPGA] DCM 모듈 설정 및 사용 가이드

    DCM(digital clock manager)은 Vivado에서 생성할 수 있는 clock generator로 유저가 원하는 주파수의 클럭을 생성할 수 있습니다. 그러면 FPGA를 위한 clock generator는 어떻게 만드는 것인지 알아보겠습니다.

  • 글 설명 이미지, ILA 설명
    FPGA

    [FPGA] ILA 모듈 설정 및 사용 가이드

    ILA는 FPGA 합성 시 Vivado에서 만들어 넣을 수 있는 모니터링 모듈로서 원하는 신호를 모니터링하는 데 사용합니다. 그럼 어떻게 사용하는지 알아볼까요?

페이지 탐색

이전 페이지이전 게시물 1 2 3 다음 페이지다음

Search

Category

  • RTL engineer
    • FPGA
    • Verilog
  • Semiconductor process
  • RRAM Research
  • AI Architecture
    • AI & HW Fundamentals

사이트 메뉴

  • Home
  • Blog
  • About

카테고리

  • RTL engineer
  • Semiconductor process

사이트 정보

  • 개인정보처리방침
  • 이용약관

Copyright © 2026 RTLearner.

맨 위로 스크롤
  • Home
  • Blog
  • About
Korean
English